Design of a Temperature-Aware Voltage Generator for 2-Bit Read Operation in STT-MRAM Based SIMPLY Architecture / Vatalaro, M.; Maccaronio, V.; Zanotti, T.; Borellini, E.; Crupi, F.; Puglisi, F. M.; De Rose, R.. - (2025), pp. 57-60. ( 2025 International Conference on IC Design and Technology, ICICDT 2025 Lecce 23-25 June 2025) [10.1109/ICICDT65192.2025.11078131].

Design of a Temperature-Aware Voltage Generator for 2-Bit Read Operation in STT-MRAM Based SIMPLY Architecture

Zanotti T.;Borellini E.;Puglisi F. M.;
2025

2025
2025 International Conference on IC Design and Technology, ICICDT 2025
Lecce
23-25 June 2025
57
60
Vatalaro, M.; Maccaronio, V.; Zanotti, T.; Borellini, E.; Crupi, F.; Puglisi, F. M.; De Rose, R.
Design of a Temperature-Aware Voltage Generator for 2-Bit Read Operation in STT-MRAM Based SIMPLY Architecture / Vatalaro, M.; Maccaronio, V.; Zanotti, T.; Borellini, E.; Crupi, F.; Puglisi, F. M.; De Rose, R.. - (2025), pp. 57-60. ( 2025 International Conference on IC Design and Technology, ICICDT 2025 Lecce 23-25 June 2025) [10.1109/ICICDT65192.2025.11078131].
File in questo prodotto:
File Dimensione Formato  
ICICDT_2025_paper_39.pdf

Open access

Tipologia: AAM - Versione dell'autore revisionata e accettata per la pubblicazione
Dimensione 1.33 MB
Formato Adobe PDF
1.33 MB Adobe PDF Visualizza/Apri
Pubblicazioni consigliate

Licenza Creative Commons
I metadati presenti in IRIS UNIMORE sono rilasciati con licenza Creative Commons CC0 1.0 Universal, mentre i file delle pubblicazioni sono rilasciati con licenza Attribuzione 4.0 Internazionale (CC BY 4.0), salvo diversa indicazione.
In caso di violazione di copyright, contattare Supporto Iris

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/11380/1385088
Citazioni
  • ???jsp.display-item.citation.pmc??? ND
  • Scopus 0
  • ???jsp.display-item.citation.isi??? ND
social impact